IT之家 4 月 19 日消息,DDR5 與前代 DDR 內(nèi)存規(guī)范的一大不同就是引入了子通道 (Sub-Channel):1 個 64-bit 的完整通道包括 2 個 32-Bit 的子通道。這一改動可提高內(nèi)存控制器的數(shù)據(jù)訪問效率并減少延遲。
而在當(dāng)前內(nèi)存市場供小于求、DDR5 價格持續(xù)高位的背景下,華擎 (ASRock) 本月 17 日正式宣布在英特爾 600 / 700 / 800 系主板上支持僅有 1 個子通道的 32-bit 的 HUDIMM。
![]()
HUDIMM 的 DRAM Die 數(shù)量減半,有望推動模組企業(yè)開發(fā)出更具價格優(yōu)勢的 DDR5 內(nèi)存條,提振純 DDR5 平臺銷售。且 HUDIMM 可與標(biāo)準(zhǔn) UDIMM 靈活組合,形成 96-Bit 總位寬。
另據(jù)華碩超頻工程師 林大餅 的社媒動態(tài),其此前就曾進行過屏蔽金手指“人造 HUDIMM”的探索,而華碩主板現(xiàn)在也可支持僅有 4 顆粒的標(biāo)準(zhǔn) HUDIMM。
![]()
![]()
特別聲明:以上內(nèi)容(如有圖片或視頻亦包括在內(nèi))為自媒體平臺“網(wǎng)易號”用戶上傳并發(fā)布,本平臺僅提供信息存儲服務(wù)。
Notice: The content above (including the pictures and videos if any) is uploaded and posted by a user of NetEase Hao, which is a social media platform and only provides information storage services.